PCI特別任務小組(PCI Special Interest Group)希望今年底前能通過針對 PCIe 3.0 底層軟件的新版規范。該程序代碼將執行在由 MIPI 聯盟(MIPI Alliance)定義的M-PHY實體層芯片上,為移動裝置提供全新接口。
這兩大組織已于上周一(九月十日)簽署協議。PCI SIG將開發針對M-PHY的下一代PCIe 4.0軟件。
“低功耗版本的PCI Express一直是我們追求的目標,因為我們都知道,真正大量的消費者和大量的需求在哪里,”PCI SIG主席 Al Yanes說。
特別的是,PCI SIG將會定義其實體鏈接層軟件的變種,以便能執行在M-PHY上。其程序代碼將可實現多個非對稱信道、動態頻寬協調,并大幅降低電磁干擾。
“我們設計讓移動裝置更容易導入 PCI Express,”MIPI聯盟副主席Brian Carlson說。
去夫,一位資深的 Marvell 公司工程經理表示,希望用行動互連來將他的應用處理器連接到一個外部的 802.11ac 控制器。該連接必須能在1.8V供給電壓下達到1.1Gb/s速率、少于38milliwatts的功耗。
新的M-PHY結合了PCI Express,能滿足上述需求,Carlson說。在2011年4月定義的M-PHY速率為1.25Gb/s,而2012年6月公布的新版本速率則達到2.9Gb/s;預計明年發布的第三版還將推升到5.8Gb/s。
該連接在銅線上支持30公分,在光纜上支持5公尺距離。PCIe 3.0本身支持高達8 GTransfers/second速度。
2012年,預估將有超過30億個采用MIPI接口的裝置出貨,Carlson說。其中許多使用較舊型的D-PHY鏈接,執行速度約500Mb/s,通常用于移動顯示器和相機等。
而新的PCIe over M-PHY則能滿足動態功耗、最大能量消耗等需求。PCI SIG今年6月針對PCIe 3.0發布新規范也滿足了英特爾在新一代處理器 Haswell 中納入的新閑置功耗技術要求。